Download presentation
Presentation is loading. Please wait.
1
Performed by: Tal Grylak 027129261 Nadav Eitan 031730328 Instructor: Moni Orbach Cooperated with: Eli Shushan המעבדה למערכות ספרתיות מהירות High speed digital systems laboratory הטכניון - מכון טכנולוגי לישראל הפקולטה להנדסת חשמל Technion - Israel institute of technology department of Electrical Engineering דו ” ח סיכום פרויקט ( סופי ) 500KHz ATO sampler סמסטר אביב שנה תשס " ג 1
2
Abstract המעבדה למערכות ספרתיות מהירות High speed digital systems laboratory 2 Experiment system at the physics lab is done manually. The experiment requires a computerized sampling device in order to enhance their performance. Our system will provide a double channel sampling path simultaneously with graphical user interface.
3
System description המעבדה למערכות ספרתיות מהירות High speed digital systems laboratory 3 Inputs – –Two analog channels –Sample rate – 500KHz / 64KHz –Band width – 5KHz –Voltage range – (0)-(10) / (-1)-(1) / (-5)-(5) Outputs – USB protocol - 1MHz / 8MHz Interface – VB application
4
Specification המעבדה למערכות ספרתיות מהירות High speed digital systems laboratory 4 Hardware – –FPGA – Altera, cyclone - EP1C6 –ADC – MAXIM, MAX1184 –Gain controller – TI, THS7002 –USB controller – DLP, DLP-245 Software – –VHDL code - FPGA –Visual basic - GUI
5
System Block Diagram המעבדה למערכות ספרתיות מהירות High speed digital systems laboratory 5
6
FPGA Block Diagram המעבדה למערכות ספרתיות מהירות High speed digital systems laboratory 6
Similar presentations
© 2024 SlidePlayer.com. Inc.
All rights reserved.