Download presentation
Presentation is loading. Please wait.
1
Понятие архитектуры ЭВМ Архитектура ЭВМ как распределение функций, реализуемых системой, между её уровнями
2
Уровень 5Языка высокого уровня Трансляция (компилятор) Уровень 4Языка ассемблера Трансляция (ассемблер) Уровень 3Операционной системы Трансляция (ассемблер) Уровень 2Архитектуры команд Интерпретация (микропрограмма) или непосредственное выполнение Уровень 1Микропрограммный Аппаратное обеспечение Уровень 0Цифровой логический Вентили: (a) Not (b)NotAND (c)NotOR
3
Уровень 5Языка высокого уровня Трансляция (компилятор) Уровень 4Языка ассемблера Трансляция (ассемблер) Уровень 3Операционной системы Трансляция (ассемблер) Уровень 2Архитектуры команд Интерпретация (микропрограмма) или непосредственное выполнение Уровень 1Микропрограммный Аппаратное обеспечение Уровень 0Цифровой логический Базовые вентили
4
Уровень 5Языка высокого уровня Трансляция (компилятор) Уровень 4Языка ассемблера Трансляция (ассемблер) Уровень 3Операционной системы Трансляция (ассемблер) Уровень 2Архитектуры команд Интерпретация (микропрограмма) или непосредственное выполнение Уровень 1Микропрограммный Аппаратное обеспечение Уровень 0Цифровой логический Реализация суммы по модулю два
5
Уровень 5Языка высокого уровня Трансляция (компилятор) Уровень 4Языка ассемблера Трансляция (ассемблер) Уровень 3Операционной системы Трансляция (ассемблер) Уровень 2Архитектуры команд Интерпретация (микропрограмма) или непосредственное выполнение Уровень 1Микропрограммный Аппаратное обеспечение Уровень 0Цифровой логический Реализация 1-битного сумматора
6
Уровень 5Языка высокого уровня Трансляция (компилятор) Уровень 4Языка ассемблера Трансляция (ассемблер) Уровень 3Операционной системы Трансляция (ассемблер) Уровень 2Архитектуры команд Интерпретация (микропрограмма) или непосредственное выполнение Уровень 1Микропрограммный Аппаратное обеспечение Уровень 0Цифровой логический Схема полного 1-битового сумматора
7
Уровень 5Языка высокого уровня Трансляция (компилятор) Уровень 4Языка ассемблера Трансляция (ассемблер) Уровень 3Операционной системы Трансляция (ассемблер) Уровень 2Архитектуры команд Интерпретация (микропрограмма) или непосредственное выполнение Уровень 1Микропрограммный Аппаратное обеспечение Уровень 0Цифровой логический Определяется: совокупность регистров, формирующих локальную память организация АЛУ тракт данных
8
Уровень 5Языка высокого уровня Трансляция (компилятор) Уровень 4Языка ассемблера Трансляция (ассемблер) Уровень 3Операционной системы Трансляция (ассемблер) Уровень 2Архитектуры команд Интерпретация (микропрограмма) или непосредственное выполнение Уровень 1Микропрограммный Аппаратное обеспечение Уровень 0Цифровой логический CISC – Complete Instruction Set Computer IBM/360INTEL(Pentium,Pentium Pro) RISC – Reduced Instruction Set Computer Hewlett-Packard (Pa-RISC)Sun Microsystems (SPARC) Digital Equipment (Alpha)Silicon Graphics (MIPS)
9
Уровень 5Языка высокого уровня Трансляция (компилятор) Уровень 4Языка ассемблера Трансляция (ассемблер) Уровень 3Операционной системы Трансляция (ассемблер) Уровень 2Архитектуры команд Интерпретация (микропрограмма) или непосредственное выполнение Уровень 1Микропрограммный Аппаратное обеспечение Уровень 0Цифровой логический Управление логическими ресурсами: файлами, виртуальной памятью, внешней и оперативной памятью и т.д.
10
Уровень 5Языка высокого уровня Трансляция (компилятор) Уровень 4Языка ассемблера Трансляция (ассемблер) Уровень 3Операционной системы Трансляция (ассемблер) Уровень 2Архитектуры команд Интерпретация (микропрограмма) или непосредственное выполнение Уровень 1Микропрограммный Аппаратное обеспечение Уровень 0Цифровой логический
11
Семейство процессоров INTEL 80808086808880286 Год выпуска 1974197819791982 Частота (MHz) 25-105-88-12 К-во транзисторов (тыс) 629 134 Физическая память 64К1М 16М Адресная шина 1620 24 Тип данных (бит) 88,16 8086: сегментирование памяти, совместимость «назад»80286: Реальный + защищенный режимы, возможности = IBM370
12
Семейство процессоров INTEL i386i486 Pentium P ProP II Год выпуска 19851989199319951997 Частота (MHz) 16-3325-5060-223150-200233-400 К-во транзисторов (тыс) 2751200310055007500 Физическая память 4G4G64G Адресная шина 3236 Тип данных (бит) 8,16,32 i386: виртуальный 8086, УВВ параллельно с ЦП, очередь командi486: скалярный 5 ступенчатый конвейер, КЭШ 8 КбP I: 2 конвейера; P Pro: 3 конвейера (суперскалярные)
13
Процессор Разъемы для плат расширения ISA Разъемы для плат расширения AGP Разъем для модуля памяти Модули основной и КЭШ памяти 2 уровня
14
Дополнительный модуль памяти
15
Аккумулятор Модули BIOS и энергонезависимой памяти
17
Основные узлы и части
18
Внутренняя магистраль ЦП Flags КЭШ память 1 уровня УУ IP Шина Предсказание переходов Внутренняя структура процессора
19
Пять этапов обработки команды процессором S1: Помещение в очередь. Увеличение IP.S2: Выделение кода и формирование адреса.S3: Выбор операндов из памяти.S4: Выполнение вычислений. Формирование флагов.S5: Запись результатов.
20
Схема двухконвейерного процессора Pentium U-конвейер выполняет произвольные команды V-конвейер - только простые команды с целыми числами. Выполнение программ с целыми числами производится почти в 2 раза быстрее чем на 486 с той же тактовой частотой. Четыре конвейера – не эффективно: требуется громоздкое аппаратное обеспечение.
21
Функциональная схема суперскалярного процессора Один конвейер с несколькими функциональными блоками
22
Регистры общего назначения eax ax Аккумулятор ahal 31150 ebx bx Базы bhbl 31150 ecx cx Счетчик chcl 31150 edx dx Данных dhdl 31150 Регистры данных Для проведения арифметических операций Для манипуляций с адресами Для организации выполнения циклов Для выполнения операций умножения и деления
23
Регистры общего назначения ebp bp База кадра стека 31150 esp sp Указатель стека 31150 esi si Индекс источника 31150 edi di Индекс приемника 31150 Индекс-регистры: содержат смещение данных и команд Для указания смещения вершины стека Для манипуляций с адресами и адреса строки назначения Для манипуляций с адресами и определения местоположения переменных, передаваемых через стек Для манипуляций с адресами и адреса исходной строки Смещение = расстояние переменной, метки или команды от базисной точки сегмента.
24
Сегментные регистры cs Сегмент команд 15150 ss Сегмент стека 15150 ds Сегмент данных 15150 es Дополнительные сегменты данных 15150 fs 150 gs 150 Содержат адрес «базисной» точки для каждого из сегментов
25
Регистры управления EIP IP Указатель команд 3131150 Eflags Flags Регистр флагов 3131150 Содержит смещение следующей команды относительно базисной точки сегмента команд Значения битов характеризуют статус текущего состояния процессора или результата выполненной арифметической операции
26
Флаги состояния № бита Мнемо ника ФлагСодержание и назначение 0cfCarry Flag 1 - арифметическая операция произвела перенос из старшего бита результата. Старшим является 7-й, 15-й или 31-й бит в зависимости от размерности операнда; 0 - переноса не было. 2pfParity Flag Этот флаг - только для 8 младших разрядов операнда любого размера. 1, когда 8 младших разрядов результата содержат четное число единиц; 0, когда 8 младших разрядов результата содержат нечетное число единиц. 4af Auxiliary carry Flag Только для команд, работающих с ВСD-числами: 1- в результате операции сложения был произведен перенос из разряда 3 в старший разряд или при вычитании был заем в разряд 3 младшей тетрады из значения в старшей тетраде; 0-переносов не было. 6zfZero Flag 1 - результат нулевой; 0 - результат ненулевой. 7sfSign Flag Отражает состояние старшего бита результата (биты 7, 15 или 31 для 8, 16 или 32-разрядных операндов соответственно). 11of Overflow Flag Фиксирует факт потери значащего бита при арифметических операциях. 1 - произошел перенос(заем) из(в) старшего или знакового бита; 0 – произошел перенос(заем) из(в) старшего и знакового бита или переноса не было. 12 iopl Input/Output Privilege Level Используется в защищенном режиме работы микропроцессора для контроля доступа к командам ввода-вывода в зависимости от уровня привилегий задачи. 13 14ntNested Task Используется в защищенном режиме работы микропроцессора для фиксации того факта, что одна задача вложена в другую.
27
Системные флаги № бита Мнемо ника ФлагСодержание и назначение 8tfTrace Flag Предназначен для организации пошаговой работы микропроцессора: 1- микропроцессор генерирует прерывание с номером 1 после выполнения каждой машинной команды. Может использоваться при отладке программ, в частности отладчиками; 0 - обычная работа 9if Interrupt enable Flag Предназначен для маскирования аппаратных прерываний (прерываний по входу INTR): 1- аппаратные прерывания разрешены; 0- аппаратные прерывания запрещены 16rf Resume Flag Используется при обработке прерываний от регистров отладки 17vm Virtual 8086 Mode Признак работы микропроцессора в режиме виртуального 8086: 1 - процессор работает в режиме виртуального 8086; 0 - процессор работает в реальном или защищенном режиме. 18ac Alignment Check Предназначен для разрешения контроля выравнивания при обращениях к памяти. Флаг управления 10 df Directory Flag Определяет направление поэлементной обработки в цепочечных командах: 0 - от начала строки к концу; 1 - от конца строки к ее началу.
28
Пример: xorax,ax moval,64 addal,64 xorax,ax moval,128 addal,128 xorax,ax moval,192 addal,192 01000000 10000000 cf=0 pf=0 zf=0 sf =1 of=1 10000000 100000000 cf=1 pf=1 zf=1 sf=0 of=1 11000000 110000000 cf=1 pf=0 zf=0 sf=1 of=0
29
Формирование линейного адреса 16-разрядные регистры могут содержать адреса от 0000 16 до ffff 16, т.е. от 0 до 64К 20-разрядная адресная шина позволяет адресовать fffff 16 байт, т.е. 1М Для получения возможности адресовать всю память необходимо использовать адресные пары, например: CS:IP или DS:имя_переменной Сегментные регистры содержат номера параграфов (четыре старшие цифры) адреса базисной точки сегмента
30
Формирование линейного адреса
Similar presentations
© 2024 SlidePlayer.com. Inc.
All rights reserved.